深圳高速PCB培训

时间:2023年11月20日 来源:

折叠布线1、导线⑴宽度印制导线的最小宽度,主要由导线和绝缘基板间的粘附强度和流过它们的电流值决定。印制导线可尽量宽一些,尤其是电源线和地线,在板面允许的条件下尽量宽一些,即使面积紧张的条件下一般不小于1mm。特别是地线,即使局部不允许加宽,也应在允许的地方加宽,以降低整个地线系统的电阻。对长度超过80mm的导线,即使工作电流不大,也应加宽以减小导线压降对电路的影响。⑵长度要极小化布线的长度,布线越短,干扰和串扰越少,并且它的寄生电抗也越低,辐射更少。特别是场效应管栅极,三极管的基极和高频回路更应注意布线要短。避免在PCB边缘安排重要的信号线,如时钟和复位信号等。深圳高速PCB培训

深圳高速PCB培训,PCB培训

一般开关电源模块应该靠近电源输入端,对于给芯片提供低电压的核电压的开关电源,应靠近芯片,避免低电压输出线过长而产生压降,影响供电性能,以开关电源为中心,围绕他布局。电源滤波的输入及输出端在布局时要远离,避免噪声从输入端耦合进入输出端,元器件应均匀、整齐、紧凑的排列在PCB上,减少器件间的要求。输入输出的主通路一定要明晰,留出铺铜打过孔的空间,滤波电容按照先打后小的原则分别靠近输出输入管脚放置,反馈电路靠近芯片管脚放置。定制PCB培训批发·机内可调元件要靠PCB 的边沿布局,以便于调节;机外可调元件、接插件和开关件要和外壳一起设计布局。

深圳高速PCB培训,PCB培训

关键信号布线(1)射频信号:优先在器件面走线并进行包地、打孔处理,线宽8Mil以上且满足阻抗要求,如下图所示。不相关的线不允许穿射频区域。SMA头部分与其它部分做隔离单点接地。(2)中频、低频信号:优先与器件走在同一面并进行包地处理,线宽≥8Mil,如下图所示。数字信号不要进入中频、低频信号布线区域。(3)时钟信号:时钟走线长度>500Mil时必须内层布线,且距离板边>200Mil,时钟频率≥100M时在换层处增加回流地过孔。(4)高速信号:5G以上的高速串行信号需同时在过孔处增加回流地过孔。

(10)关键的线要尽量粗,并在两边加上保护地。高速线要短而直。(11)元件引脚尽量短,去耦电容引脚尽量短,去耦电容使用无引线的贴片电容。(12)对A/D类器件,数字部分与模拟部分地线宁可统一也不要交*。(13)时钟、总线、片选信号要远离I/O线和接插件。(14)模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。(15)时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚需远离I/O电缆。(16)石英晶体下面以及对噪声敏感的器件下面不要走线。(17)弱信号电路,低频电路周围不要形成电流环路。(18)任何信号都不要形成环路,如不可避免,让环路区尽量小时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚需远离I/O电缆。

深圳高速PCB培训,PCB培训

叠层方案,叠层方案子流程:设计参数确认→层叠评估→基本工艺、层叠和阻抗信息确认。设计参数确认(1)发《PCBLayout业务资料及要求》给客户填写。(2)确认客户填写信息完整、正确。板厚与客户要求一致,注意PCI或PCIE板厚1.6mm等特殊板卡板厚要求;板厚≤1.0mm时公差±0.1mm,板厚>1.0mm是公差±10%。其他客户要求无法满足时,需和工艺、客户及时沟通确认,需满足加工工艺要求。层叠评估叠层评估子流程:评估走线层数→评估平面层数→层叠评估。(1)评估走线层数:以设计文件中布线密集的区域为主要参考,评估走线层数,一般为BGA封装的器件或者排数较多的接插件,以信号管脚为6排的1.0mm的BGA,放在top层,BGA内两孔间只能走一根信号线为例,少层数的评估可以参考以下几点:及次信号需换层布线的过孔可以延伸至BGA外(一般在BGA本体外扩5mm的禁布区范围内),此类过孔要摆成两孔间穿两根信号线的方式。次外层以内的两排可用一个内层出线。再依次内缩的第五,六排则需要两个内层出线。根据电源和地的分布情况,结合bottom层走线,多可以减少一个内层。结合以上5点,少可用2个内走线层完成出线。在正式培训结束后,提供持续的学习资源和支持。武汉哪里的PCB培训报价

高频元器件的间隔要充分。深圳高速PCB培训

导入网表(1)原理图和PCB文件各自之一的设计,在原理图中生成网表,并导入到新建PCBLayout文件中,确认网表导入过程中无错误提示,确保原理图和PCB的一致性。(2)原理图和PCB文件为工程文件的,把创建的PCB文件的放到工程中,执行更新网表操作。(3)将导入网表后的PCBLayout文件中所有器件无遗漏的全部平铺放置,所有器件在PCBLAYOUT文件中可视范围之内。(4)为确保原理图和PCB的一致性,需与客户确认软件版本,设计时使用和客户相同软件版本。(5)不允许使用替代封装,资料不齐全时暂停设计;如必须替代封装,则替代封装在丝印字符层写上“替代”、字体大小和封装体一样。深圳高速PCB培训

信息来源于互联网 本站不为信息真实性负责