数字信号PCI-E测试工厂直销

时间:2024年08月19日 来源:

当链路速率不断提升时,给接收端留的信号裕量会越来越小。比如PCIe4.0的规范中 定义,信号经过物理链路传输到达接收端,并经均衡器调整以后的小眼高允许15mV,  小眼宽允许18.75ps,而PCIe5.0规范中允许的接收端小眼宽更是不到10ps。在这么小  的链路裕量下,必须仔细调整预加重和均衡器的设置才能得到比较好的误码率结果。但是,预  加重和均衡器的组合也越来越多。比如PCIe4.0中发送端有11种Preset(预加重的预设模  式),而接收端的均衡器允许CTLE在-6~ - 12dB范围内以1dB的分辨率调整,并且允许  2阶DFE分别在±30mV和±20mV范围内调整。综合考虑以上因素,实际情况下的预加  重和均衡器参数的组合可以达几千种。PCI-E X16,PCI-E 2.0,PCI-E 3.0插口区别是什么?数字信号PCI-E测试工厂直销

数字信号PCI-E测试工厂直销,PCI-E测试

综上所述,PCIe4.0的信号测试需要25GHz带宽的示波器,根据被测件的不同可能会 同时用到2个或4个测试通道。对于芯片的测试需要用户自己设计测试板;对于主板或者  插卡的测试来说,测试夹具的Trace选择、测试码型的切换都比前代总线变得更加复杂了;

在数据分析时除了要嵌入芯片封装的线路模型以外,还要把均衡器对信号的改善也考虑进 去。PCIe协会提供的SigTest软件和示波器厂商提供的自动测试软件都可以为PCle4. 0的测试提供很好的帮助。 数字信号PCI-E测试工厂直销网络分析仪测试PCIe gen4和gen5,sdd21怎么去除夹具的值?

数字信号PCI-E测试工厂直销,PCI-E测试

规范中规定了共11种不同的Preshoot和De-emphasis的组合,每种组合叫作一个 Preset,实际应用中Tx和Rx端可以在Link Training阶段根据接收端收到的信号质量协商 出一个比较好的Preset值。比如P4没有任何预加重,P7强的预加重。图4.3是 PCIe3.0和4.0标准中采用的预加重技术和11种Preset的组合(参考资料:PCI Express@ Base Specification4 .0) 。对于8Gbps、16Gbps 以及32Gbps信号来说,采用的预加重技术完 全一样,都是3阶的预加重和11种Preset选择。

·项目2.6Add-inCardLaneMarginingat16GT/s:验证插卡能通过LaneMargining功能反映接收到的信号质量,针对16Gbps速率。·项目2.7SystemBoardTransmitterSignalQuality:验证主板发送信号质量,针对2.5Gbps、5Gbps、8Gbps、16Gbps速率。·项目2.8SystemBoardTransmitterPresetTest:验证插卡发送信号的Preset值是否正确,针对8Gbps和16Gbps速率。·项目2.9SystemBoardTransmitterLinkEqualizationResponseTest:验证插卡对于链路协商的响应时间,针对8Gbps和16Gbps速率。·项目2.10SystemLaneMarginingat16GT/s:验证主板能通过LaneMargining功能反映接收到的信号质量,针对16Gbps速率。·项目2.11AddinCardReceiverLinkEqualizationTest:验证插卡在压力信号下的接收机性能及误码率,要求可以和对端进行链路协商并相应调整对端的预加重,针对8Gbps和16Gbps速率。PCI-e 3.0简介及信号和协议测试方法;

数字信号PCI-E测试工厂直销,PCI-E测试

Cle4.0测试的CBB4和CLB4夹具无论是Preset还是信号质量的测试,都需要被测件工作在特定速率的某些Preset下,要通过测试夹具控制被测件切换到需要的设置状态。具体方法是:在被测件插入测试夹具并且上电以后,可以通过测试夹具上的切换开关控制DUT输出不同速率的一致性测试码型。在切换测试夹具上的Toggle开关时,正常的PCle4.0的被测件依次会输出2.5Gbps、5Gbps-3dB、5Gbps-6dB、8GbpsP0、8GbpsP1、8GbpsP2、8GbpsP3、8GbpsP4、8GbpsPCI-E3.0设计还可以使用和PCI-E2.0一样的PCB板材和连接器吗?数字信号PCI-E测试工厂直销

PCI-E 3.0测试接收端的变化;数字信号PCI-E测试工厂直销

虽然在编码方式和芯片内部做了很多工作,但是传输链路的损耗仍然是巨大的挑战,特 别是当采用比较便宜的PCB板材时,就不得不适当减少传输距离和链路上的连接器数量。 在PCIe3.0的8Gbps速率下,还有可能用比较便宜的FR4板材在大约20英寸的传输距离 加2个连接器实现可靠信号传输。在PCle4.0的16Gbps速率下,整个16Gbps链路的损耗 需要控制在-28dB @8GHz以内,其中主板上芯片封装、PCB/过孔走线、连接器的损耗总 预算为-20dB@8GHz,而插卡上芯片封装、PCB/过孔走线的损耗总预算为-8dB@8GHz。

整个链路的长度需要控制在12英寸以内,并且链路上只能有一个连接器。如果需要支持更 长的传输距离或者链路上有更多的连接器,则需要在链路中插入Re-timer芯片对信号进行 重新整形和中继。图4.6展示了典型的PCle4.0的链路模型以及链路损耗的预算,图中各 个部分的链路预算对于设计和测试都非常重要,对于测试部分的影响后面会具体介绍。 数字信号PCI-E测试工厂直销

信息来源于互联网 本站不为信息真实性负责